您的位置:维库电子商城 > 集成电路 (IC) > 嵌入式 - FPGA(现场可编程门阵列) > ep2c8q208c7
  • EP2C8Q208C7

EP2C8Q208C7

  • 制造商:altera(altera,altera)
  • 产品培训模块:Three Reasons to Use FPGA's in Industrial Designs
  • 标准包装:96
  • 类别:集成电路 (IC)
  • 家庭:嵌入式 - FPGA(现场可编程门阵列)
  • 系列:Cyclone? II

参考价格

  • 数量单价
  • 1$26.73
描述IC CYCLONE II FPGA 8K 208-PQFPLAB/CLB数516
逻辑元件/单元数8256RAM 位总计165888
输入/输出数138门数-
电源电压1.15 V ~ 1.25 V安装类型表面贴装
工作温度0°C ~ 85°C封装/外壳208-BFQFP
供应商设备封装208-PQFP(28x28)其它名称544-1455

“EP2C8Q208C7”技术资料

  • 基于FPGA电火花加工脉冲电源的设计

    源电路,功率放大电路,开关电路5部分。放电脉冲的产生过程如下,首先是脉冲发生器产生高频参数化的脉冲信号,经过光耦的隔离后,由功率推动电路进行功率放大,从而控制高频开关管的通断。高频开关管的另一端接的是直流电源,该直流电经过开关管的通断而产生高频的放电加工脉冲电源。其核心部分即是脉冲发生器的设计。 2嵌入式脉冲发生器的设计 只有设计出了高频率的、参数化的脉冲发生器,脉冲加工电源的精度、参数化才可以实现。该电源系统中采用的是性价比较好的altera公司的cyclone ii序列的fpga芯片ep2c8q208c7。其逻辑资源足够实现系统的功能。 2.1嵌入式系统硬件设计 系统中使用的是一种软核式的nios ii处理器,并选择其类型为nios/f型。nios ii处理器是altera的第二代fpga嵌入式处理器,其性能超过200dmips。嵌入式cpu定制的过程是在quartus ii中实现的。quartus ii是altera提供的fpga/cpld开发集成环境,它可以完成系统的设计与仿真。整个设计过程是:图形或hdl编译、分析与综合(analysis&synthesis)、适配器件 ...

  • 基于Nios II和DDS的雷达信号源的设计

    p软核处理器,具有超过200 dmip的性能,并与其他ip核构成sopc系统的主要部分。用户可以通过自定义逻辑的方法在sopc设计中添加自己开发的ip核,充分体现了sopc设计灵活和高效的优越性。nios ii系列嵌入式处理器包括三种cpu内核:高性能内核(nios ii/f,快速)、低成本内核(nios ii/e,经济)和性价比均衡内核(nios ii/s,标准)。采用quartus ii设计软件集成的sopc builder工具,可以在系统中轻松嵌入nios ii处理器。本系统设计采用该系列ep2c8q208c7。 2.2 ad9858简介 ad9858是adi公司推出的直接数字频率合成器(dds),其10-bit dac具有高达1 gs/s模拟输出,频率高达400 mhz。它具有快速调频和精细调谐分辨率的特性,可快速产生单频脉冲、线性调频及相位编码信号。ad9858的杂散抑制性能和谐波抑制性能也非常突出,当输出40 mhz信号时,±1 mhz带宽内的数模转换sfdr为一87 dbc;输出180 mhz信号时。±1 mhz带宽内的数/模转换sfdr为-84 dbc,能满足高性能雷达低杂散、低相位 ...

ep2c8q208c7的相关型号: