描述 | IC STRATIX II FPGA 60K 1020-FBGA | LAB/CLB数 | 3022 |
---|---|---|---|
逻辑元件/单元数 | 60440 | RAM 位总计 | 2544192 |
输入/输出数 | 718 | 门数 | - |
电源电压 | 1.15 V ~ 1.25 V | 安装类型 | 表面贴装 |
工作温度 | 0°C ~ 85°C | 封装/外壳 | 1020-BBGA |
供应商设备封装 | 1020-FBGA(33x33) | 配用 | 544-1700-ND - DSP KIT W/STRATIX II EP2S60N544-1697-ND - NIOS II KIT W/STRATIX II EP2S60N |
其它名称 | 544-1132EP2S60F1020C5ES |
,故规定其重构粒度为32 bit,配置数据线cfg_data宽度为32 bit.从功能上来看,该可重构处理结构除可以满足fsr+nlf类序列密码的处理需求外,还可以和自收缩式发生器、有限状态机等单元结合使用来处理一些该类衍生的序列密码。 此外,该可重构处理结构具有可扩展性,可重构fsr的个数、各可重构fsr的最大长度、各可重构fsr的反馈函数部分与可重构nlf中二次以上项的项数都可以根据需要进行扩展。 本文论述的fsr+nlf类序列密码可重构处理结构的原型已经在altera公司生产的ep2s60f1020c5型 fpga上实现,所需资源约为2.2万门,最高工作频率为200 mhz.由此可见,该可重构处理结构简单,实现时占用资源较少,运行速度较高。 来源:qick ...