描述 | IC STRATIX II FPGA 60K 672-FBGA | LAB/CLB数 | 3022 |
---|---|---|---|
逻辑元件/单元数 | 60440 | RAM 位总计 | 2544192 |
输入/输出数 | 492 | 门数 | - |
电源电压 | 1.15 V ~ 1.25 V | 安装类型 | 表面贴装 |
工作温度 | 0°C ~ 85°C | 封装/外壳 | 672-BBGA |
供应商设备封装 | 672-BGA(27x27) | 配用 | 544-1700-ND - DSP KIT W/STRATIX II EP2S60N544-1697-ND - NIOS II KIT W/STRATIX II EP2S60N |
其它名称 | 544-1127EP2S60F672C4ES |
摘 要: 基于fpga芯片stratix ii ep2s60f672c4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(vb-ddc)。该vb-ddc结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调试结果验证了本设计的有效性。 变带宽数字下变频器(vb-ddc)可以对多种带宽的输入信号进行处理,因此在雷达、通信、电子侦察等领域有广泛应用。商用数字下变频器,如intersil公司单通道ddc hsp50214b,虽然可以实现处理带宽可变,但是其最高输入数据采样率只有65 mhz[1],而且由于其采用多级级联积分梳状滤波器(cic)的传统下变频结构,处理带宽不超过1 mhz,不适合作为宽带数字接收机的数字下变频器。基于多相滤波结构的宽带ddc可以处理宽带信号,但是处理带宽一般固定,而且当需要处理信号的带宽很窄时,因为抽取因子变大,所需乘法器数目增多,因乘法器的工作频率降低,所以其资源利用率很低。 本文基于altera公司的stratix ii ep2s60f672c4设计的vb-ddc,结合传统数字下变 ...