描述 | IC CYCLONE III FPGA 25K 144-EQFP | 系列 | Cyclone? III |
---|---|---|---|
LAB/CLB数 | 1539 | 逻辑元件/单元数 | 24624 |
RAM 位总计 | 608256 | 输入/输出数 | 82 |
门数 | - | 电源电压 | 1.15 V ~ 1.25 V |
安装类型 | 表面贴装 | 工作温度 | 0°C ~ 85°C |
封装/外壳 | 144-LQFP 裸露焊盘 | 供应商设备封装 | 144-EQFP(20x20) |
配用 | 544-2601-ND - KIT DEV CYCLONE III LS EP3CLS200544-2411-ND - KIT DEV NIOS II CYCLONE III ED.544-2370-ND - KIT STARTER CYCLONE III EP3C25 | 其它名称 | 544-2075EP3C25E144C8NES |
滤波器,打开fir滤波器时域响应与系数值(time response & coefficeient vahles)。得到该滤波器的时域响应和系数值如图5所示,由该系数表确定滤波器,并进行算法级仿真,得到如图6所示的波形。 图6(a)为滤波前信号,图6(b)为滤波后信号。从仿真波形可以看出,经过fir滤波器之后,高次谐波信号被很好地滤除了,达到了预定的设计目标。 3 基本fpga片上系统的功能测试 设计目标器件选用美国altera公司cyclone系列fpga器件中的ep3c25e144c8n芯片,通过开发工具quartusⅱ对各个模块的vhdl源程序及顶层电路进行编译、逻辑综合、电路的纠错、验证、自动布局布线及仿真等各种测试,最终将设计编译的数据下载到芯片中,同时与单片机at89c51结合,进一步进行数据的快速处理和控制,实现键盘可设置参数及lcd显示。经实际电路测试验证,达到了设计的要求。 4 结语 这种基于sopc数字滤波器的设计与实现,不仅利用matlab中的simulink与alterl dsp builder工具确定fir滤波器系数,不用编程,只需简单的设置, ...