描述 | IC MAX 7000 CPLD 32 44-PLCC | 最大延迟时间 tpd(1) | 15.0ns |
---|---|---|---|
电压电源 - 内部 | 4.75 V ~ 5.25 V | 逻辑元件/逻辑块数目 | 2 |
宏单元数 | 32 | 门数 | 600 |
输入/输出数 | 36 | 工作温度 | 0°C ~ 70°C |
安装类型 | 表面贴装 | 封装/外壳 | 44-LCC(J 形引线) |
供应商设备封装 | 44-PLCC(16.58x16.58) | 包装 | 管件 |
其它名称 | 544-2286-5 |
摘 要:在数字通信系统中,数字调制与解调技术占有非常重要的地位。文中介绍了fsk调制解调的基本原理,用vhdl语言实现了2fsk调制解调器的设计,整个系统设计在max+plusii开发平台上进行编译仿真,最后在epm7032lc44-15目标芯片上实现。仿真结果表明此设计方案是可行的,系统具有较高的实用性和可靠性。 0 引言 在通信系统中,基带数字信号在远距离传输,特别是在有限带宽的高频信道如无线或光纤信道上传输时,必须对数字信号进行载波调制,这在日常生活和工业控制中被广泛采用。数字信号对载波频率调制称为频移键控即fsk。fsk是用不同频率的载波来传送数字信号,用数字基带信号控制载波信号的频率,是信息传输中使用较早的一种调制方式。它的主要特点是:抗干扰能力较强,不受信道参数变化的影响,传输距离远,误码率低等。在中低速数据传输中,特别是在衰落信道中传输数据时,有着广泛的应用。但传统的fsk调制解调器采用"集成电路+连线"的硬件实现方式进行设计,集成块多、连线复杂且体积较大,特别是相干解调需要提取载波,设备相对比较复杂,成本高。本文基于fpga芯片,采用vhdl语言,利用层次化、模块化设计方法, ...