描述 | IC MAX 7000 CPLD 32 44-TQFP | 最大延迟时间 tpd(1) | 10.0ns |
---|---|---|---|
电压电源 - 内部 | 4.75 V ~ 5.25 V | 逻辑元件/逻辑块数目 | 2 |
宏单元数 | 32 | 门数 | 600 |
输入/输出数 | 36 | 工作温度 | 0°C ~ 70°C |
安装类型 | 表面贴装 | 封装/外壳 | 44-TQFP |
供应商设备封装 | 44-TQFP(10x10) | 包装 | 托盘 |
其它名称 | 544-1185 |
quot;8" then state <= s7;else state <= s6;end if;when s7 => state <= s0;when others => state <= s0;end case;end if;end process state_change;end behave;maxplusii的验证设计cpld,使用软件maxplusii进行逻辑综合、功能模拟与定时分析,选用altera的max7000系列的在系统可编程器件epm7032stc44-10。下面是读写访问的仿真波形图:图中,时钟周期为30ns。读操作,rd#信号的低有效时间为60ns,大于trd的最大值29ns;读信号无效后地址稳定时间为15ns,在此时间内结束读操作。写操作,wr#信号的低有效脉宽60ns,大于要求值50ns,输入数据设定;写信号结束后插入8个pci时钟周期,相当于4个mcx314时钟周期,此间,主机不能操作mcx314,mcx314有足够时间处理写入数据;片选cs#与地址保持时间都远远大于要求值5ns。 来源:零八我的爱 ...