描述 | IC MAX 7000 CPLD 256 100-TQFP | 最大延迟时间 tpd(1) | 5.5ns |
---|---|---|---|
电压电源 - 内部 | 3 V ~ 3.6 V | 逻辑元件/逻辑块数目 | 16 |
宏单元数 | 256 | 门数 | 5000 |
输入/输出数 | 84 | 工作温度 | 0°C ~ 70°C |
安装类型 | 表面贴装 | 封装/外壳 | 100-TQFP |
供应商设备封装 | 100-TQFP(14x14) | 包装 | 托盘 |
其它名称 | 544-2058EPM7256AETC100-5-ND |
ut控制的开关电路组成,同时控制输出的sload 信号的脉宽为半个16 fc的周期。图7为图5和图6电路的仿真波形。 6结束语 本文给出了一种适用于cdma2000 bts时钟同步的解决方案,主要给系统提供10mhz,2s,16 fc和48 fc等频率的时钟。该解决方案使输出时钟具有gps/glonass接收信号的长期稳定性和由ocxo提供的短期稳定性,完全满足cdma2000协议所规定的同步精度。整个数字逻辑电路用一片altera公司的epm7256aetc100-5。该方案已在实际工程中运用。 来源:零八我的爱 ...
电路和一个由detout控制的开关电路组成,同时控制输出的sload 信号的脉宽为半个16 fc的周期。图7为图5和图6电路的仿真波形。 6结束语 本文给出了一种适用于cdma2000 bts时钟同步的解决方案,主要给系统提供10mhz,2s,16 fc和48 fc等频率的时钟。该解决方案使输出时钟具有gps/glonass接收信号的长期稳定性和由ocxo提供的短期稳定性,完全满足cdma2000协议所规定的同步精度。整个数字逻辑电路用一片altera公司的epm7256aetc100-5。该方案已在实际工程中运用。 来源:零八我的爱 ...