描述 | CPLD - 复杂可编程逻辑器件 CPLD MACH5 10K GATES 182MHZ EECMOS | 最大工作频率 | 125 MHz, 167 MHz |
---|---|---|---|
延迟时间 | 7.5 ns | 可编程输入/输出端数量 | 104 |
工作电源电压 | 3.3 V | 最大工作温度 | + 70 C |
最小工作温度 | 0 C | 封装 / 箱体 | TQFP-144 |
安装风格 | SMD/SMT | 封装 | Tray |
Supply Voltage - Max | 3.6 V | Supply Voltage - Min | 3 V |
【Lattice】M5LV-256/120-10YC,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-10YI,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-12YC,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-12YI,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-15YI,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-5YC,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-7YC,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD
【Lattice】M5LV-256/120-7YI,CPLD - 复杂可编程逻辑器件 PROGRAM HI DENSITY CPLD