描述 | PROG SOCKET SMD CPPX7 5X7 PKG | 适用于相关产品 | PG3000,PG3100,PG2000 |
---|---|---|---|
配用 | PG-3000-ND - PROGRAMMER USB FIELD OSCPG2000P-ND - OSC PROGRAMMER HAND HELD | 相关产品 | CPPLT7-LZ7PT-ND - OSC 3.3V PROG TTL TRI ST 50PPMCPPLT7-LZ7PP-ND - OSC 3.3V PROG TTL PWRDN 50PPMCPPLT7-LZ76T-ND - OSC 3.3V PROG TTL TRI ST 100PPMCPPLT7-LZ76P-ND - OSC 3.3V PROG TTL PWRDN 100PPMCPPLT7-LZ5PT-ND - OSC 3.3V PROG TTL TRI ST 50PPMCPPLT7-LZ5PP-ND - OSC 3.3V PROG TTL PWRDN 50PPMCPPLT7-LZ56T-ND - OSC 3.3V PROG TTL TRI ST 100PPMCPPLT7-LZ56P-ND - OSC 3.3V PROG TTL PWRDN 100PPMCPPLT7-LZ0PT-ND - OSC 3.3V PROG TTL TRI ST 50PPMCPPLT7-LZ0PP-ND - OSC 3.3V PROG TTL PWRDN 50PPM更多... |
包括4个mac和6个alu单元,为soc设计者提供了完整的可许可且软件兼容的dsp内核方案。正如该公司副总裁兼dsp事业部总经理tuan dao所说:“zsp540以其高性能、低功耗和高代码密度赢得了soc客户的青睐,是多通道语音处理、3g基带处理及其它多媒体应用的理想选择。”zsp内核的主要客户包括博通(broadcom)、华为、ibm、科胜讯、ut斯达康和大唐微电子等公司。 starcore是飞思卡尔、杰尔和英飞凌三家公司合作开发下一代dsp的结晶。该公司提供sc1000和sc2000两大系列的嵌入式dsp内核,主要面向电信基础设施、移动通信、多媒体服务器及其它新兴应用。starcore的主要客户就是这三家创始公司。 基于fpga的dsp方案 两大可编程逻辑供应商都为基于fpga的dsp开发者提供了完整的开发方案。altera公司的dsp计划包括:stratix ii和cyclone ii fpga器件;dsp megacore ip系列;dsp builder开发工具;基于c代码的可编程逻辑设计流程;以及其它dsp设计支持和资源。据该公司 ...
-bf532以及blackfin系列,浮点dsp芯片有adsp21000/21020、adsp21060/21062,以及虎鲨ts101,ts201s。 motorola公司 motorola 公司推出的dsp芯片比较晚。 1986年该公司推出了定点dsp 处理器mc56001;1990年,又 推出了与ieee浮点格式兼容的的浮点dsp芯片mc96002。 还有dsp53611、16位dsp56800、24位的dsp563xx和msc8101等产品。 杰尔公司 杰尔公司的sc1000和sc2000两大系列的嵌入式dsp内核,主要面向电信基础设施、移动通信、多媒体服务器及其它新兴应用。 dsp芯片的选型参数 根据应用场合和设计目标的不同,选择dsp芯片的侧重点也各不相同,其主要参数包括以下几个方面: (1)运算速度:首先我们要确定数字信号处理的算法,算法确定以后其运算量和完成时间也就大体确定了,根据运算量及其时间要求就可以估算dsp芯片运算速度的下限。在选择dsp芯片时,各个芯片运算速度的衡量标准主要有: mips(millions of instructions per secon ...
摘 要:本文阐述了psos操作系统中的pna+模块在机顶盒中的具体应用方法。首先介绍了pna+的结构体系,接着详细分析了sc2000与8019的接口,最后介绍了软件流程和实际应用。关键词:psos操作系统;pna+模块;机顶盒 引言美国集成系统公司(isi)开发的嵌入式实时多任务操作系统psos集成了一整套嵌入式软件模块、工具和服务。它包括psos+内核、pna+ tcp/ip协议支持包、prism集成开发环境、probe+调试代理等部分。psos+内核作为操作系统的核心,负责执行所请求的服务;安排、管理和分配资源;协调多个异步活动。本文主要讨论pna+模块在机顶盒中的应用。 pna+模块概述pna+的结构体系如图1所示。网络接口(ni)层将ip层与低层网络介质的物理特性隔离开,它依赖于硬件。网络接口并不属于pna+,而是pna+与用户驱动之间的接口。ip层用于传输数据块,这种数据块被称作数据报。该层提供了长数据报通过网络或互联网传输时,对数据包进行路由、分段以及重组的技术。arp用来建立在网络物理地址和ip地址的映射关系。传输层支持两种传输协议,tcp以及用户数据报协议(udp) ...
-bf532以及blackfin系列,浮点dsp芯片有adsp21000/21020、adsp21060/21062,以及虎鲨ts101,ts201s。 motorola公司 motorola 公司推出的dsp芯片比较晚。 1986年该公司推出了定点dsp 处理器mc56001;1990年,又 推出了与ieee浮点格式兼容的的浮点dsp芯片mc96002。 还有dsp53611、16位dsp56800、24位的dsp563xx和msc8101等产品。 杰尔公司 杰尔公司的sc1000和sc2000两大系列的嵌入式dsp内核,主要面向电信基础设施、移动通信、多媒体服务器及其它新兴应用。 dsp芯片的选型参数 根据应用场合和设计目标的不同,选择dsp芯片的侧重点也各不相同,其主要参数包括以下几个方面: (1)运算速度:首先我们要确定数字信号处理的算法,算法确定以后其运算量和完成时间也就大体确定了,根据运算量及其时间要求就可以估算dsp芯片运算速度的下限。在选择dsp芯片时,各个芯片运算速度的衡量标准主要有: mips(millions of instructions per secon ...
×576字节保存亮度分量的数据,720×576×0.5用来保存色差分量的数据,亮度分量的数据和色差分量的数据是分开存放的。mpeg-2解码是以宏块(macroblock)为单元进行的,4:2:0宏块由六个块(block)组成,结果如图5所示,每一块有8行,每行8个样点。重构数据有45×36个宏块。解码后的重构数据在内存中的排放次序遵从一定的规则,sti5516解码完成后的重构数据是以宏块的顺序存放的。在其它芯片中,重构数据的存放方式可能有所不同,如lsi的sc2000,它解码后的重构数据是按照行的次序存放的。将重构图像帧的宏块按照如图6所示的方式进行编号,每个宏块包含16×16个像素点的亮度和色差分量数据。(1)重构数据亮度分量的存放将图6中第4个宏块编码一组(宏块组),如0、1、45、46组成的宏块组如图7(a)。每个这样的宏块组描述了32×32个像素点的亮度和色差信息。由于重构数据是4:2:0的格式,那么这样一个宏块组中的亮度分量数据有32×32=1k字节。数据的存储按行的次序进行。设lmb(a,1)表示宏块a亮度数据的第一 ...