您的位置:维库电子商城 > 集成电路 (IC) > 嵌入式 - FPGA(现场可编程门阵列) > ep1k30tc144-1
  • EP1K30TC144-1

EP1K30TC144-1

  • 制造商:altera(altera,altera)
  • 产品培训模块:Three Reasons to Use FPGA's in Industrial Designs
  • 标准包装:180
  • 类别:集成电路 (IC)
  • 家庭:嵌入式 - FPGA(现场可编程门阵列)
  • 系列:ACEX-1K?

参考价格

  • 数量单价
  • 1$34.8
描述IC ACEX 1K FPGA 30K 144-TQFPLAB/CLB数216
逻辑元件/单元数1728RAM 位总计24576
输入/输出数102门数119000
电源电压2.375 V ~ 2.625 V安装类型表面贴装
工作温度0°C ~ 70°C封装/外壳144-LQFP
供应商设备封装144-TQFP(20x20)其它名称544-1065

“EP1K30TC144-1”技术资料

  • 自适应算术编码的FPGA实现

    rst为模块中各寄存器的初始化信号,clk为时钟同步信号,而c则为输入的编码信号;out_flag、out_bit、reload、end_code、为输出信号,out_flag和out_bit分别为输出标志位和输出位(若out_falg=1,则此时out_bit为有效输出;否则out_bit输出无效),reload为一个符号编码结束)下一个符号输入的标志位,end_code为编码结束的标志(若end_code=0,则继续编码,否则编码结束)。在进行性能仿真时[4],采用的器件是flex1k系列的ep1k30tc144-1器件,其最大工作频率为40mhz,消耗1533个lc,平均编码时间为20个时钟周期。一个符号的编码时间不到500ns,对于qcif格式的图像完全可以满足每秒钟实时编码30帧图像的要求。自适应算术编码是一种效率很高的无失真编码,本文通过vhdl语言实现了自适应的算术编码,在编码过程中,根据硬件结构的特点,充分利用其并行特性。通过并行执行,实现了速度的优化。由于满足每秒钟编码30帧图像的要求,因此可以应用于视频图像的实时编码中。 来源:零八我的爱 ...

“EP1K30TC144-1”DZBBS

  • [求助]求助EP1K30TC144-1芯片的介绍

    我正在做自己的毕业设计,现在需要用到acexik系列的ep1k30tc144-1芯片,但我对它不了解。请问哪位能为我提供对ep1k30tc144-1芯片介绍的资料?特别是对引脚的介绍!! ...

ep1k30tc144-1的相关型号: