描述 | IC CYCLONE III FPGA 16K 240PQFP | LAB/CLB数 | 963 |
---|---|---|---|
逻辑元件/单元数 | 15408 | RAM 位总计 | 516096 |
输入/输出数 | 160 | 门数 | - |
电源电压 | 1.15 V ~ 1.25 V | 安装类型 | 表面贴装 |
工作温度 | 0°C ~ 85°C | 封装/外壳 | 240-BFQFP |
供应商设备封装 | 240-PQFP(32x32) | 配用 | 544-2601-ND - KIT DEV CYCLONE III LS EP3CLS200P0037-ND - BOARD DEV/EDUCATION ALTERA DE0544-2411-ND - KIT DEV NIOS II CYCLONE III ED. |
其它名称 | 544-2457 |
的一维超声扫描显示,发展为二维甚置三维、四维的超声扫描和显示,大大增加了回波信息量,使生物体内的病灶清晰,易辨,因此,它将被越来越广泛地应用医用超声诊断仪。为了让超声图像能够更加清晰,现代超声诊断仪对超声信号进行动态滤波。动态滤波包含模拟动态滤波和数字动态滤波。模拟动态滤波器要改变器件的参数,从而达到改变通频带中心频率的效果,方法简易,效果很好。同时,控制信号是来自fpga输送出的数字信号,经d/a转换所得,采用fpga实现控制信号,实现了很高的精度,达到了预想的效果。 选用cycloneⅲep3c16q240c8在fpga内实现数字电路,工作频率高,同时各个模块并行工作,能够很好的解决系统时序上的问题。 动态滤波器原理 滤波器(filter),是一种用来消除干扰杂讯的器件,将输入或输出经过过滤而得到纯净的直流电。对特定频率的频点或该频点以外的频率进行有效滤除的电路,就是滤波器,其功能就是得到一个特定频率或消除一个特定频率。滤波器是由电感器和电容器构成的网路,可使混合的交直流电流分开。电源整流器中,即借助此网路滤净脉动直流中的涟波,而获得比较纯净的直流输出。最基本的滤波器,是由一个电容器和一个电感 ...
z,能满足系统设计要求。ds90cr288a把接收到的4路lvds数据信号和1路lvds时钟信号,分别转换为28 bit的cmos/ttl并行数据和像素时钟信号。4路lvds数据线能传递28 bit数据,传递频率是lvds时钟信号的7倍,最高可达595 mhz。28 bit数据中包括24 bit像素信号,1 bit帧同步信号(fval)、1 bit行同步信号(lval),1 bit数据有效信号(dval)和1 bit保留信号。 系统用的主芯片为altera公司的cyclone iii系列芯片ep3c16q240c8,其具有丰富的逻辑资源和触发器资源,内嵌大量乘法器和丰富的ram资源,特别适合时序操作和大量数据的并行运算。系统还用到容量2 mb的2块sram,最短访问周期10 ns,可以把处理后的图像数据存于其中,供板上其他系统使用。 3 eda设计 fpga的设计采取自顶向下的模块化设计方法,系统的一级框图如图4所示。 写sram模块根据帧、行同步信号、像素时钟以及行、列偏移量,获得有效像素的起止,把像素数据存入sram。白平衡处理过程就在写sram模块中完成。“双向开关”由fval_in信 ...