描述 | IC CYCLONE II FPGA 33K 484FBGA | LAB/CLB数 | 2076 |
---|---|---|---|
逻辑元件/单元数 | 33216 | RAM 位总计 | 483840 |
输入/输出数 | 322 | 门数 | - |
电源电压 | 1.15 V ~ 1.25 V | 安装类型 | 表面贴装 |
工作温度 | 0°C ~ 85°C | 封装/外壳 | 484-BGA |
供应商设备封装 | 484-FBGA(23x23) | 配用 | P0301-ND - DE2 CALL FOR ACADEMIC PRICING544-1733-ND - PCI KIT W/CYCLONE II EP2C35N |
其它名称 | 544-1078EP2C35F484C8ES |
采用cetc公司推出的声表滤波器lbl40ds13。其中心频率为140mhz,3db抑制带宽为16.9mhz,40db抑制带宽为21.2mhz,插损典型值为9db,滤波器传输时延为1.02微秒。 a/d转换器采用ad公司的ad6644,它的最高采样率可达65msps,分辨率为14位。在本系统中,它直接对中心频率140mhz、"整体带宽"15mhz的中频信号进行带通采样,采样时钟取61mhz,采样后的信号中频为18mhz,信号速率为61msps。 fpga采用altera公司的ep2c35f484c8,它内部含有33 216个逻辑单元,用户最大可定义的i/o管脚为322个。在本系统中,fpga主要对a/d采样后的14位低中频信号进行滤波处理,然后输出16位数字信号给d/a转换器。 单片机采用atmel公司推出的at89c51ed2系列,在本系统中用来配置dac5687和fpga。 d/a转换器采用美国ti公司推出的带有上变频功能的dac5687,其主要作用是对信号进行上变频和d/a转换。 2 dac5687的具体应用 2.1 工作模式 根据dac5687内部 ...
平稳下来。 (3)系统平稳下来后,再增加kp使系统微微振荡起来,然后再减小kd使系统平稳下来。如此反复下去,直到kp和kd都不能变化时为止。 (4)把kp的值适当减小一点,加入积分控制环节,慢慢增加ki的值,直到稳态误差在可接受的范围内。 (5)为了使系统更可靠和稳定,保证鲁棒性。最后还要把kp、kd、ki的值都适当减小,再根据经验做一些相应的调整。 3 系统仿真分析 3.1 仿真结果 本设计使用vhdl语言进行设计,以quartus软件为设计平台,用cycloneii ep2c35f484c8 器件完成设计。 vhdl主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,vhdl的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。vhdl的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是vhdl系 ...
量化;运用modelsim进行仿真;用quartusⅱ进行综合。 根据verilog编程,modelsim仿真如图1所示。 输入的矩阵是[140,-1,-6,7,-19,-39,7,-92,22,17,8,31,-27,-32,-59,-21],最后量化的结果为[17,0,-1,0,-1,-2,0,-5,3,1,1,2,-2,-1,-5,-1]。由此可知,这与iain e.g.richardson给出的结果相符合。所用的开发板是红色飓风第三代开发板,fpga芯片是altra ep2c35f484c8。从综合后的报告可以看出,消耗的资源不到1%,如图2所示。综合后的rtl图如图3所示。 4结 语 介绍了h.264的量化算法,并用modelsim进行了仿真,结果与理论完全一致。分析了在fpga开发板上的资源的消耗。由此可知,完全可以用fpga实现h.264的量化。 来源:xinxin ...